ຄູ່ມືເລີ່ມຕົ້ນ
PCI-1712/1712L
1 MS/s, 12-bit, 16-ch ບັດ Multifunction ຄວາມໄວສູງ
ລາຍການບັນຈຸ
ກ່ອນການຕິດຕັ້ງ, ກະລຸນາກວດສອບໃຫ້ແນ່ໃຈວ່າທ່ານໄດ້ຮັບສິ່ງຕໍ່ໄປນີ້:
- ບັດ PCI-1712, PCI-1712L
- CD ຂັບລົດ
- ປື້ມຄູ່ມືຜູ້ໃຊ້ເລີ່ມຕົ້ນດ່ວນ
ຖ້າມີສິ່ງໃດຂາດຫາຍໄປຫຼືເສຍຫາຍ, ໃຫ້ຕິດຕໍ່ຜູ້ຈັດ ຈຳ ໜ່າຍ ຫລືຕົວແທນຂາຍຂອງທ່ານໂດຍດ່ວນ.
ຄູ່ມືຜູ້ໃຊ້
ສໍາລັບລາຍລະອຽດເພີ່ມເຕີມກ່ຽວກັບຜະລິດຕະພັນນີ້, ກະລຸນາເບິ່ງຄູ່ມືຜູ້ໃຊ້ PCI-1712 ໃນ CD-ROM (ຮູບແບບ PDF).
CD:\Documents\Hardware Manuals\PCI\PCI-1712
ປະກາດຄວາມສອດຄ່ອງ
ຊັ້ນ FCC A
ອຸປະກອນນີ້ໄດ້ຖືກທົດສອບແລະພົບວ່າປະຕິບັດຕາມຂໍ້ ຈຳ ກັດ ສຳ ລັບອຸປະກອນດີຈີຕອນ Class A, ໂດຍປະຕິບັດຕາມພາກ 15 ຂອງກົດລະບຽບຂອງ FCC. ຂໍ້ ຈຳ ກັດເຫຼົ່ານີ້ຖືກອອກແບບມາເພື່ອໃຫ້ການປົກປ້ອງທີ່ສົມເຫດສົມຜົນຕໍ່ກັບການແຊກແຊງທີ່ເປັນອັນຕະລາຍເມື່ອອຸປະກອນດັ່ງກ່າວຖືກ ດຳ ເນີນງານໃນສະພາບແວດລ້ອມການຄ້າ. ອຸປະກອນນີ້ຜະລິດ, ນຳ ໃຊ້ແລະສາມາດເຜີຍແຜ່ພະລັງງານຄວາມຖີ່ວິທະຍຸແລະຖ້າບໍ່ໄດ້ຕິດຕັ້ງແລະ ນຳ ໃຊ້ຕາມຄູ່ມືການສອນ, ອາດຈະກໍ່ໃຫ້ເກີດການແຊກແຊງອັນຕະລາຍຕໍ່ການສື່ສານທາງວິທະຍຸ. ການປະຕິບັດງານຂອງອຸປະກອນນີ້ຢູ່ໃນເຂດທີ່ຢູ່ອາໄສມີແນວໂນ້ມທີ່ຈະກໍ່ໃຫ້ເກີດການແຊກແຊງໃນກໍລະນີທີ່ຜູ້ໃຊ້ຕ້ອງການແກ້ໄຂການແຊກແຊງດ້ວຍຄ່າໃຊ້ຈ່າຍຂອງຕົນເອງ.
CE
ຜະລິດຕະພັນນີ້ໄດ້ຜ່ານການທົດສອບສັກກະຣາດ ສຳ ລັບຂໍ້ສະເພາະດ້ານສິ່ງແວດລ້ອມເມື່ອສາຍເຄເບີນຖືກໃຊ້ ສຳ ລັບສາຍໄຟພາຍນອກ. ພວກເຮົາແນະ ນຳ ໃຫ້ໃຊ້ສາຍເຄືອບ. ສາຍເຄເບີນຊະນິດນີ້ມີຈາກ Advantech. ກະລຸນາຕິດຕໍ່ຜູ້ສະ ໜອງ ສິນຄ້າໃນທ້ອງຖິ່ນຂອງທ່ານ ສຳ ລັບຂໍ້ມູນການສັ່ງຊື້.
ເກີນview
PCI-1712/1712L ເປັນບັດ DAS multifunction ຄວາມໄວສູງທີ່ມີປະສິດທິພາບສູງສໍາລັບລົດເມ PCI. ມັນມີຕົວແປງສັນຍານ A/D 1-bit 12MHz, ເປັນ FIFO buffer ຢູ່ເທິງເຮືອ (ເກັບຮັກສາໄດ້ເຖິງ 1K s.amples ສໍາລັບ A/D, ແລະສູງເຖິງ 32K samples ສໍາລັບການປ່ຽນ D/A). PCI-1712/1712L ສະໜອງຊ່ອງປ້ອນຂໍ້ມູນ A/D ທີ່ແຕກຕ່າງກັນເຖິງ 16 ຊ່ອງ ຫຼື 8 ຊ່ອງສັນຍານ A/D ຫຼືແບບປະສົມແບບປະສົມ, 2 ຊ່ອງການປ້ອນຂໍ້ມູນ D/A 12-ບິດ, 16 ຊ່ອງປ້ອນ/ອອກດິຈິຕອນ, ແລະ 3 10MHz 16. -bit multifunction counter channels.PCI-1712/1712L ສະຫນອງຫນ້າທີ່ສະເພາະສໍາລັບຄວາມຕ້ອງການຂອງຜູ້ໃຊ້ທີ່ແຕກຕ່າງກັນ.
ບັນທຶກ
ສໍາລັບຂໍ້ມູນເພີ່ມເຕີມກ່ຽວກັບຜະລິດຕະພັນ Advantech ນີ້ແລະອື່ນໆ, ກະລຸນາໄປຢ້ຽມຢາມຂອງພວກເຮົາ webສະຖານທີ່ຢູ່:
http://www.advantech.com/eAutomation
ສຳ ລັບການສະ ໜັບ ສະ ໜູນ ດ້ານເຕັກນິກແລະການບໍລິການ: http://www.advantech.com/support/
ຄູ່ມືການເລີ່ມຕົ້ນນີ້ແມ່ນສໍາລັບ PCI-1712/1712L.
ພາກທີ 2003171210
ສະບັບທີ 1
ເດືອນມິຖຸນາ 2007
ຂໍ້ມູນຈໍາເພາະ
Digital Input/Output
| ຊ່ອງທາງເຂົ້າ | 16 ສອງທິດທາງ | |
| ຈໍານວນພອດ | 2 | |
| ການປ້ອນຂໍ້ມູນ Voltage | ຕໍ່າ | 0.8 V ສູງສຸດ. |
| ສູງ | 2.0V ນ. | |
| ຜົນໄດ້ຮັບ Voltage | ຕໍ່າ | ສູງສຸດ 0.5 V. @ + 24 mA (ອ່າງລ້າງ) |
| ສູງ | 2.4V ນທ. @– 15 mA (ແຫຼ່ງ) | |
ຂໍ້ມູນຂາເຂົ້າ
| ຊ່ອງ | 16 ປາຍດຽວ ຫຼື 8 ຄວາມແຕກຕ່າງ ຫຼື ຊາດປະສົມ | ||||||||||||
| ຄວາມລະອຽດ | 12-ບິດ | ||||||||||||
| ຂະໜາດ FIFO | 1K ວິamples | ||||||||||||
| ສູງສຸດ ສampອັດຕາການລິງ | Milti-channel, ການຮັບດຽວ: MS/s
Milti-channel, ເພີ່ມຫຼາຍ: 600kS/s Milti-channel, multi gain, unipolar/bipolar: 400kS/s |
||||||||||||
| ເວລາປ່ຽນ | 500 ນ | ||||||||||||
| ໄລຍະການປ້ອນຂໍ້ມູນ ແລະລາຍການຮັບ | ໄດ້ຮັບ | 0.5 | 1 | 2 | 4 | 8 | |||||||
| ເສົາດຽວ | ບໍ່ມີ | 0~10 | 0~5 | 0~2.5 | 0~1.25 | ||||||||
| Bipolar | ±10 | ±5 | ±2.5 | ±1.25 | ±0.625 | ||||||||
|
ລອຍ |
ໄດ້ຮັບ | 0.5 | 1 | 2 | 4 | 8 | |||||||
| ສູນ(µV
/°C) |
±80 | ±30 | ±30 | ±30 | ±30 | ||||||||
| ໄດ້ຮັບ(pp
m/°C) |
±30 | ±30 | ±30 | ±30 | ±30 | ||||||||
| ສັນຍານຂະຫນາດນ້ອຍ
ແບນວິດສໍາລັບ PGA |
ໄດ້ຮັບ | 0.5 | 1 | 2 | 4 | 8 | |||||||
| ແຖບ-
ຄວາມກວ້າງ |
4.0
MHz |
4.0
MHz |
2.0
MHz |
1.5
MHz |
0.65
MHz |
||||||||
| ໂຫມດທົ່ວໄປ Voltage | ± 11 V ສູງສຸດ. (ປະຕິບັດການ) | ||||||||||||
| ສູງສຸດ. ສະບັບພິມtage | ±20 V | ||||||||||||
| Input Protect | 30 Vp-p | ||||||||||||
| Input Impedance | 100 M Ω / 10pF (ປິດ); 100 M Ω / 100pF (ເປີດ) | ||||||||||||
| ໂໝດກະຕຸ້ນ | ຊອບແວ, onboard pacer ສາມາດ programmable ຫຼືພາຍນອກ, pre-trigger, post-trigger, delay-trigger, about-trigger | ||||||||||||
|
ຄວາມຖືກຕ້ອງ |
DC |
DNLE: ±1LSB | |||||||||||
| INLE: ±3LSB | |||||||||||||
| ຜິດພາດ Offset: < 1 LSB | |||||||||||||
| ໄດ້ຮັບ | 0.5 | 1 | 2 | 4 | 8 | ||||||||
| ໄດ້ຮັບ
ຄວາມຜິດພາດ (% FSR) |
0.15 | 0.03 | 0.03 | 0.05 | 0.1 | ||||||||
| AC | SNR: 68 dB | ||||||||||||
| ENOB: 11 ບິດ | |||||||||||||
| THD: -75 dB ປົກກະຕິ | |||||||||||||
| TTL Trigger Input ພາຍນອກ | ຕໍ່າ | 0.8 V ສູງສຸດ. | |||||||||||
| ສູງ | 2.0 V ນ. | ||||||||||||
| ພາຍນອກ Ana- log Trigger Input | ຊ່ວງ | -10V ເຖິງ + 10V | |||||||||||
| ຄວາມລະອຽດ | 8-ບິດ | ||||||||||||
| impedence | 100 M Ω / 10 pF ປົກກະຕິ | ||||||||||||
| ຜົນຜະລິດໂມງ | ຕໍ່າ | 0.5 V max.@ +24 mA | |||||||||||
| ສູງ | 2.4 V ນາທີ. @ -15 mA | ||||||||||||
| ຜົນກະທົບຕໍ່ຜົນໄດ້ຮັບ | ຕໍ່າ | 0.5 V max.@ +24 mA | |||||||||||
| ສູງ | 2.4 V ນາທີ. @ -15 mA | ||||||||||||
| ຊ່ອງ | 2 | |
| ຄວາມລະອຽດ | 12-ບິດ | |
| ຂະໜາດ FIFO | 32K ວິamples | |
| ຮູບແບບການເຮັດວຽກ | ຜົນຜະລິດດຽວ, ຜົນຜະລິດຢ່າງຕໍ່ເນື່ອງ, ຜົນຜະລິດຮູບແບບຄື້ນ | |
| ການນໍາໃຊ້ພາຍໃນ | 0~+5V, 0~+10V | |
| ຂອບເຂດຜົນຜະລິດ (ການອ້າງອີງພາຍໃນ ແລະພາຍນອກ) | ອ້າງອິງ | -5~+5V, -10~+10V |
| ການນໍາໃຊ້ການອ້າງອີງພາຍນອກ | 0 ~ + x V @ + x V (− 10 ≤ x ≤ 10) -x ~ + x V @ + x V (− 10 ≤ x ≤ 10) |
|
| ຄວາມຖືກຕ້ອງ | ພີ່ນ້ອງ | ±1 LSB |
| ຄວາມແຕກຕ່າງທີ່ບໍ່ແມ່ນເສັ້ນຊື່ | ±1 LSB (ໂມໂນໂຕນິກ) | |
| ຊົດເຊີຍ | < 1 LSB | |
| ອັດຕາການລ້າ | 20 V / µs | |
| ລອຍ | 10 ppm / °C | |
| ຄວາມສາມາດໃນການຂັບລົດ | ± 10 mA | |
| ສູງສຸດ. ອັດຕາການໂອນເງິນ | ຊ່ອງດຽວ: ສູງສຸດ 1 MS/s. ສໍາລັບ FSR Dual-channel: ສູງສຸດ 500 kS/s. ສໍາລັບ FSR | |
| ຜົນຜະລິດ Impedance | ສູງສຸດ 0.1 Ω | |
| ອັດຕາດິຈິຕອນ | 5 MHz | |
| ເວລາຕັ້ງຖິ່ນຖານ | 2 µs (ເຖິງ ± 1/2 LSB ຂອງ FSR) | |
| ໂມງນອກ ປ້ອນຂໍ້ມູນ | ຕໍ່າ | 0.8 V ສູງສຸດ. |
| ສູງ | 2.0 V ນ. | |
| TTL ພາຍນອກ
ຜົນກະທົບຕໍ່ການປ້ອນຂໍ້ມູນ |
ຕໍ່າ | 0.8 V ສູງສຸດ. |
| ສູງ | 2.0 V ນ. | |
ຜົນຜະລິດອະນາລັອກ (PCI-1712 ເທົ່ານັ້ນ)
ວຽກງານຕ້ານການ / ຈັບເວລາ
| ຊ່ອງ | 3 | |
| ຄວາມລະອຽດ | 16-ບິດ | |
| ຄວາມເຂົ້າກັນໄດ້ | ລະດັບ TTL | |
| ໂມງພື້ນຖານ | 10 MHz, 1 MHz, 100 MHz, 10 kHz | |
| ສູງສຸດທີ່ເຄຍ. ການປ້ອນຂໍ້ມູນ ຄວາມຖີ່ | 10 MHz | |
| ການປ້ອນຂໍ້ມູນໂມງ | ຕໍ່າ | 0.8 V ສູງສຸດ. |
| ສູງ | 2.0 V ນ. | |
| ປະຕູເຂົ້າ | ຕໍ່າ | 0.8 V ສູງສຸດ. |
| ສູງ | 2.0 V ນ. | |
| ເຄົາເຕີ
ຜົນຜະລິດ |
ຕໍ່າ | ສູງສຸດ 0.5 V. @ +24mA |
| ສູງ | 2.4 V ນາທີ. @ -15mA | |
ທົ່ວໄປ
| ຕົວເຊື່ອມຕໍ່ I/O ປະເພດ | 68-pin SCSI-II ຍິງ | |
| ຂະໜາດ | ຂະ ໜາດ 175 mm x 100 mm (6.9″ x 3.9″) | |
| ການບໍລິໂພກພະລັງງານ | ປົກກະຕິ | +5 V @ 850mA +12 V @ 960mA |
| ສູງສຸດ. | +5 V @ 1A +12 V @ 700mA |
|
| ອຸນຫະພູມ | ການດໍາເນີນງານ | 0 ~ +60°C (32 ~ 140°F ) (ອ້າງອີງເຖິງ IEC 68 -2 - 1, 2) |
| ການເກັບຮັກສາ | -20 ~ +85°C ( -4 ~ 185°F ) | |
| ພີ່ນ້ອງ ຄວາມຊຸ່ມຊື່ນ | 5 ~ 95% RH ບໍ່ຂົ້ນ (ອ້າງອີງເຖິງ IEC 68-2-3) |
|
| ການຢັ້ງຢືນ | CE ຮັບຮອງ | |
ການຕິດຕັ້ງ
ການຕິດຕັ້ງຊອບແວ
ການຕິດຕັ້ງຮາດແວ
- ປິດຄອມພິວເຕີຂອງທ່ານ ແລະຖອດສາຍໄຟ ແລະສາຍໄຟອອກ. ປິດ c
- ຄອມພິວເຕີກ່ອນທີ່ຈະຕິດຕັ້ງຫຼືລົບອົງປະກອບໃດຫນຶ່ງໃນຄອມພິວເຕີ.
- ຖອດຝາປິດຂອງຄອມພິວເຕີຂອງທ່ານອອກ.
- ຖອດຝາປິດໃສ່ກະດານດ້ານຫລັງຂອງຄອມພິວເຕີຂອງທ່ານ.
- ແຕະສ່ວນໂລຫະຢູ່ດ້ານຂອງຄອມພິວເຕີຂອງທ່ານເພື່ອປັບຄ່າໄຟຟ້າສະຖິດທີ່ອາດຈະເກີດຂຶ້ນ
ຮ່າງກາຍຂອງເຈົ້າ. - ສຽບກາດ PCI-1712,1712L ເຂົ້າໄປໃນຊ່ອງສຽບ PCI. ຖືບັດພຽງແຕ່ໂດຍແຄມຂອງມັນແລະລະມັດລະວັງຈັດມັນກັບຊ່ອງໃສ່ໄດ້. ໃສ່ບັດໃຫ້ແໜ້ນ. ການໃຊ້ແຮງເກີນຄວນຕ້ອງຫຼີກລ່ຽງ; ຖ້າບໍ່ດັ່ງນັ້ນ, ບັດອາດຈະເສຍຫາຍ.
- ຍຶດວົງແຫວນຂອງບັດ PCI ຕິດຢູ່ເທິງລາງລົດໄຟກະດານຫລັງຂອງຄອມພິວເຕີ້ດ້ວຍ screws.
- ເຊື່ອມຕໍ່ອຸປະກອນເສີມທີ່ເຫມາະສົມ (ສາຍ 68-pin, ສາຍໄຟ, ແລະອື່ນໆຖ້າຈໍາເປັນ) ກັບບັດ PCI.
- ປ່ຽນຝາປິດຂອງຕົວເຄື່ອງຄອມພິວເຕີຂອງທ່ານ. ເຊື່ອມຕໍ່ສາຍທີ່ທ່ານຖອດອອກຄືນໃໝ່ໃນຂັ້ນຕອນທີ 2.
- ສຽບສາຍໄຟແລະເປີດຄອມພິວເຕີ້.
ການມອບ ໝາຍ PIN

*: Pins 20, 22~25, 54, 56~59 ບໍ່ໄດ້ຖືກກໍານົດໄວ້ໃນ PCI1712L.
| ຊື່ສັນຍານ | ອ້າງອິງ | ທິດທາງ | ລາຍລະອຽດ |
| AI<0..15> | ໄອຈີ | ປ້ອນຂໍ້ມູນ | ຊ່ອງປ້ອນຂໍ້ມູນແບບອະນາລັອກ 0 ຫາ 15. ແຕ່ລະຄູ່ຊ່ອງ, AI (i = 8…0), ສາມາດຖືກຕັ້ງຄ່າເປັນວັດສະດຸປ້ອນຄວາມແຕກຕ່າງໜຶ່ງອັນ ຫຼືສອງວັດສະດຸປ້ອນແບບສົ້ນດຽວ. |
| ໄອຈີ | – | – | ຂໍ້ມູນຂາເຂົ້າຂາເຂົ້າ.
pins ເຫຼົ່ານີ້ແມ່ນຈຸດອ້າງອິງສໍາລັບການວັດແທກແບບສິ້ນດຽວແລະຈຸດກັບຄືນຂອງຄວາມລໍາອຽງໃນປະຈຸບັນສໍາລັບການວັດແທກຄວາມແຕກຕ່າງ. ທັງສາມເອກະສານອ້າງອີງພື້ນຖານ - AIGND, AOGND, ແລະ DGND - ແມ່ນເຊື່ອມຕໍ່ກັນຢູ່ໃນບັດ PCI-1712. |
| AO0_REF AO1_REF | AOGND | ປ້ອນຂໍ້ມູນ | ຊ່ອງອະນາລັອກ 0 Out- ໃສ່ເອກະສານອ້າງອີງພາຍນອກ. ນີ້ແມ່ນການປ້ອນຂໍ້ມູນກະສານອ້າງອີງພາຍນອກສໍາລັບຊ່ອງທາງການຜະລິດອະນາລັອກ 0/1 ວົງຈອນ. |
| ANA_TRG | ໄອຈີ | ປ້ອນຂໍ້ມູນ | ເກນອະນາລັອກ Trig- ger. ປັກໝຸດນີ້ແມ່ນຂອບເຂດການປ້ອນຂໍ້ມູນແບບອະນາລັອກ |
| AO0_OUT AO1_OUT | AOGND | ຜົນຜະລິດ | ຊ່ອງອະນາລັອກ 0 Out- ໃສ່. pin ນີ້ສະຫນອງ voltage ຜົນຜະລິດຂອງຊ່ອງທາງການປຽບທຽບຜົນຜະລິດ 0/1. |
|
AI_CLK |
DGND |
ປ້ອນຂໍ້ມູນ |
ການປ້ອນຂໍ້ມູນແບບອະນາລັອກພາຍນອກ ໂມງເຂົ້າ. ນີ້ແມ່ນການປ້ອນຂໍ້ມູນໂມງພາຍນອກສໍາລັບການປ້ອນຂໍ້ມູນແບບອະນາລັອກ. |
| AI_TRG | DGND | ປ້ອນຂໍ້ມູນ | ການປ້ອນຂໍ້ມູນແບບອະນາລັອກ TTL Trigger. ນີ້ແມ່ນ TTL trigger ສໍາລັບຕົວກະຕຸ້ນການປຽບທຽບ. |
| AOGND | – | – | ພື້ນທີ່ການສະແດງຜົນການປຽບທຽບ. ຜົນຜະລິດປຽບທຽບ voltages ແມ່ນອ້າງອີງໃສ່ຂໍ້ເຫຼົ່ານີ້. ທັງສາມເອກະສານອ້າງອີງພື້ນຖານ - AIGND, AOGND, ແລະ DGND - ແມ່ນເຊື່ອມຕໍ່ກັນຢູ່ໃນບັດ PCI -1712 ຂອງທ່ານ. |
| CNT0_CLK | DGND | ປ້ອນຂໍ້ມູນ | ການປ້ອນເຂົ້າໂມງນັບຖອຍຫຼັງ 0. ເຂັມນີ້ແມ່ນຕົວນັບ 0 ຂາເຂົ້າໂມງພາຍນອກ (ສູງສຸດ 10 MHz), ໂມງນັບຖອຍຫຼັງ 0 ສາມາດຫ່ຽວແຫ້ງພາຍໃນທີ່ຕັ້ງໄວ້ໂດຍຊອບແວ. |
|
CNT0_GATE |
DGND |
ປ້ອນຂໍ້ມູນ |
Counter 0 Gate Input. ເຂັມນີ້ແມ່ນສໍາລັບການຄວບຄຸມປະຕູ counter 0, ເບິ່ງຂໍ້ມູນ 82C54 ສໍາລັບລາຍລະອຽດ. |
| CNT0_OUT | DGND | ຜົນຜະລິດ | ຜົນຜະລິດວຽກຕ້ານ 0. ນີ້ pin ແມ່ນ counter 0 output, ເບິ່ງຂໍ້ມູນ 82C54 sheer ສໍາລັບລາຍລະອຽດ. |
| CNT1_CLK | DGND | ປ້ອນຂໍ້ມູນ | ການປ້ອນເຂົ້າໂມງນັບຖອຍຫຼັງ 1. ເຂັມນີ້ແມ່ນຕົວນັບ 1 ຂາເຂົ້າໂມງພາຍນອກ (ສູງສຸດ 10 MHz), ໂມງນັບຖອຍຫຼັງ 1 ສາມາດຫ່ຽວແຫ້ງພາຍໃນທີ່ຕັ້ງໄວ້ໂດຍຊອບແວ. |
|
CNT1_GATE |
DGND |
ປ້ອນຂໍ້ມູນ |
Counter 1 Gate Input. ເຂັມນີ້ແມ່ນສໍາລັບການຄວບຄຸມປະຕູ counter 1, ເບິ່ງຂໍ້ມູນ 82C54 ສໍາລັບລາຍລະອຽດ. |
|
CNT1_OUT |
DGND |
ຜົນຜະລິດ |
ຜົນຜະລິດວຽກຕ້ານ 1. pin ນີ້ແມ່ນ counter 1 output, ເບິ່ງຂໍ້ມູນ 82C54 sheer ສໍາລັບລາຍລະອຽດ |
|
CNT2_CLK |
DGND |
ປ້ອນຂໍ້ມູນ |
ການປ້ອນເຂົ້າໂມງນັບຖອຍຫຼັງ 2. pin ນີ້ແມ່ນ counter 2 ໂມງພາຍນອກ input (ເຖິງ 10 MHz), counter 2 ໂມງສາມາດ wither ພາຍໃນທີ່ກໍານົດໄວ້ໂດຍຊອບແວ. |
|
CNT2_GATE |
DGND |
ປ້ອນຂໍ້ມູນ |
Counter 2 Gate Input. ເຂັມນີ້ແມ່ນສໍາລັບການຄວບຄຸມປະຕູ counter 2, ເບິ່ງຂໍ້ມູນ 82C54 ສໍາລັບລາຍລະອຽດ. |
|
CNT2_OUT |
DGND |
ຜົນຜະລິດ |
ຜົນຜະລິດວຽກຕ້ານ 2. pin ນີ້ແມ່ນ counter 2 output, ເບິ່ງຂໍ້ມູນ 82C54 sheer ສໍາລັບລາຍລະອຽດ. |
| +12V | DGND | ຜົນຜະລິດ | +12 ແຫຼ່ງ VDC. ເຂັມນີ້ແມ່ນການສະຫນອງພະລັງງານ +12 V. |
| +5V | DGND | ຜົນຜະລິດ | +5 ແຫຼ່ງ VDC. ເຂັມນີ້ແມ່ນການສະຫນອງພະລັງງານ +5 V. |
| NC | – | – | ບໍ່ມີການເຊື່ອມຕໍ່. pins ເຫຼົ່ານີ້ໃຫ້ບໍລິການທີ່ບໍ່ມີການເຊື່ອມຕໍ່. |
ການເຊື່ອມຕໍ່
ການເຊື່ອມຕໍ່ຂາເຂົ້າແບບອະນາລັອກ
PCI-1712/1712L ຮອງຮັບທັງ 16 ປາຍດຽວ ຫຼື 8 ວັດສະດຸປ້ອນອະນາລັອກທີ່ແຕກຕ່າງ. ແຕ່ລະຊ່ອງປ້ອນຂໍ້ມູນສ່ວນບຸກຄົນແມ່ນເລືອກຊອບແວ. ການເຊື່ອມຕໍ່ຊ່ອງທາງດຽວກັນ ການຕັ້ງຄ່າການປ້ອນຂໍ້ມູນແບບສົ້ນດຽວມີພຽງແຕ່ຫນຶ່ງສາຍສັນຍານສໍາລັບແຕ່ລະຊ່ອງ, ແລະ vol ໄດ້ວັດແທກtage (Vm) ແມ່ນ voltage ຂອງສາຍທີ່ອ້າງອີງໃສ່ພື້ນທີ່ທົ່ວໄປ.

ການເຊື່ອມຕໍ່ຊ່ອງທີ່ແຕກຕ່າງກັນ
ຊ່ອງທາງການປ້ອນຄວາມແຕກຕ່າງປະຕິບັດງານດ້ວຍສອງສາຍສັນຍານສໍາລັບແຕ່ລະຊ່ອງ, ແລະລະດັບສຽງtage ຄວາມແຕກຕ່າງລະຫວ່າງສາຍສັນຍານທັງສອງແມ່ນວັດແທກ. ຢູ່ໃນ PCI1712/1712L, ເມື່ອທຸກຊ່ອງຖືກປັບຄ່າໃຫ້ມີການປ້ອນຂໍ້ມູນແບບແຕກຕ່າງ, ມີເຖິງ 8 ຊ່ອງການປຽບທຽບ.


ການເຊື່ອມຕໍ່ຂາອອກທາງດ້ານຂໍ້ມູນ
PCI-1712/1712L ສະໜອງຊ່ອງອອກ D/A ສອງຊ່ອງ, AO0_OUT ແລະ AO1_OUT. ຜູ້ໃຊ້ອາດຈະນໍາໃຊ້ PCI- 1712 ຄວາມແມ່ນຍໍາພາຍໃນສະຫນອງໃຫ້ກະສານອ້າງອີງ +5V (+10V) ເພື່ອສ້າງ 0 ~+5 V ແລະ 0 ~+10 V unipolar D/A ລະດັບຜົນຜະລິດໄດ້; ຫຼືເພື່ອສ້າງ -5 ~+5 V ແລະ -10 ~ +10 V ສໍາລັບໄລຍະຜົນຜະລິດ bipolar. ຜູ້ໃຊ້ຍັງສາມາດສ້າງໄລຍະຜົນຜະລິດ D/A ໂດຍຜ່ານການອ້າງອີງພາຍນອກ, AO0_REF ແລະ AO1_REF. ໄລຍະການປ້ອນຂໍ້ມູນອ້າງອີງພາຍນອກແມ່ນ 0 ~ 10 V. ຕົວຢ່າງເຊັ່ນample, ການເຊື່ອມຕໍ່ກັບການອ້າງອີງພາຍນອກຂອງ +7 V ຈະສ້າງຜົນຜະລິດ 0 ~+7 VD/A ສໍາລັບ unipolar; ແລະ -7 ~+7 V ສໍາລັບ bipolar. 
ເອກະສານ / ຊັບພະຍາກອນ
![]() |
ADVANTECH ຄວາມໄວສູງບັດຫຼາຍຫນ້າທີ່ [pdf] ຄູ່ມືຜູ້ໃຊ້ ບັດຄວາມໄວສູງ Multi-function Card, 1 MS s 12 bit 16 ch ບັດຄວາມໄວສູງ, PCI-1712, PCI-1712L |





